@article{oai:kyutech.repo.nii.ac.jp:00001481, author = {新屋敷, 泰史 and Shinyashiki, Yasufumi and 三瀬, 敏朗 and Mise, Toshiro and Hashimoto, Masaaki and 橋本, 正明 and Katamine, Keiichi and 片峯, 恵一 and Ubayashi, Naoyasu and 鵜林, 尚靖 and 中谷, 多哉子 and Nakatani, Takako}, issue = {9}, journal = {情報処理学会論文誌, IPSJ Journal}, month = {Sep}, note = {本論文は,組み込みソフトウェアの品質向上を目的として,ソフトウェア仕様化時に想定が困難な組み込みシステムの障害発生可能性を発見するための手段として,情報フロー・ダイアグラムと,それを適用した要求分析手法を提案する.近年,組み込みソフトウェアは大規模化し複雑化しているので,ソフトウェアの開発期間は長くすることが望ましい.しかし,現実は逆に短くなっている.このような状況は,ソフトウェアの品質確保をますます,困難にしている.ところで,高品質な組み込みソフトウェアを開発するには,障害発生可能性を,システムの分析・設計時に十分検討しておくことが重要である.そこで,本論文の手法を提案し,事例に適用して,その妥当性を確認した.また,情報フロー・ダイアグラムについては,実際の製品に適用して記述実験を行い,組み込みソフトウェア熟練技術者の指導の下,未熟練者が記述できることを確認した., In order to improve the quality of embedded software, this paper proposes Information Flow Diagram and a requirements analysis method by applying the diagram for finding unexpected obstacles, in the software, which are difficult to be assumed in software specification. Recently, embedded systems have become large in scale and complicated. Therefore, the development cycle of the systems is desirable to be lengthened. However, the cycle is required to be shortened on the contrarey. This trend of industry troubles the quality of embedded software. In order to improve the quality of the software, unexpected obstacles should be carefully analyzed in its specification and design processes. Therefore, we propose the analysis method and describe a case study. Moreover, we outline a description experiment of Information Flow Diagram, by using an actual product, which proved that novice engineers can make Information Flow Diagram under the lead of embedded software expert engineers.}, pages = {2894--2903}, title = {情報フロー・ダイアグラムによる組み込みソフトウェア非正常系の要求分析の一手法}, volume = {48}, year = {2007}, yomi = {ハシモト, マサアキ and カタミネ, ケイイチ and ウバヤシ, ナオヤス} }