WEKO3
アイテム
メモリアクセスを伴ったプログラムのFPGA実装に適したハードウェアアーキテクチャ
http://hdl.handle.net/10228/4693
http://hdl.handle.net/10228/46935df08447-c364-4c16-a70e-349a81db4708
| 名前 / ファイル | ライセンス | アクション |
|---|---|---|
|
|
|
| アイテムタイプ | 学術雑誌論文 = Journal Article(1) | |||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 公開日 | 2010-07-20 | |||||||||||||
| 資源タイプ | ||||||||||||||
| 資源タイプ識別子 | http://purl.org/coar/resource_type/c_6501 | |||||||||||||
| 資源タイプ | journal article | |||||||||||||
| タイトル | ||||||||||||||
| タイトル | メモリアクセスを伴ったプログラムのFPGA実装に適したハードウェアアーキテクチャ | |||||||||||||
| 言語 | ja | |||||||||||||
| タイトル | ||||||||||||||
| タイトル | A Hardware Architecture for Converting Program with Memory Accesses to FPGA | |||||||||||||
| 言語 | en | |||||||||||||
| 言語 | ||||||||||||||
| 言語 | jpn | |||||||||||||
| 著者 |
山脇, 彰
× 山脇, 彰
WEKO
3658
× 岩根, 雅彦 |
|||||||||||||
| 抄録 | ||||||||||||||
| 内容記述タイプ | Abstract | |||||||||||||
| 内容記述 | 開発時の仕様や設計の変更,及び,出荷後の変更にも柔軟に対応できるFPGAの組込みシステムへの適用が,その大容量化・高性能化を背景に広まってい る.FPGAでは設計の初期段階でも試作を通した実機評価により応用プログラムのハードウェア化の効果を正確に評価できる.ただし,メモリアクセスがある 場合,ハードウェアの高速性を最大限引き出すには,応用ごとにバッファとデータプリフェッチ機能を備えたメモリアクセス回路を設計する必要がある.それら のメモリアクセス回路を設計する負荷の削減は試作の更なる迅速化に重要である.本論文では,設計レベルのハードウェアアーキテクチャとして,データ処理部 とバッファはreconfigurable,メモリアクセス部はprogrammableなSemi-Programmable Hardware(SPHW)を提案する.SPHWでは,メモリアクセスがロード/ストアユニットのソフトウェアプログラミングによって実現され,処理に 最適なバッファがパラメータによって再構成可能レジスタファイル上に構成される.SPHWを使用すれば,プログラムとパラメータという高い抽象度でバッ ファとデータプリフェッチ機能をもつメモリアクセス回路を設計し得る.従来どおりHDLで専用メモリアクセス回路を設計した場合と比較して,SPHWは開 発時間の52〜72%を削減し,試作と評価検討をより迅速に実施できた.更に,メモリレイテンシが隠ぺいできたならば両者の性能差は0.1%以下であ り,SPHWによる試作をそのまま採用できることも確認した. | |||||||||||||
| 言語 | ja | |||||||||||||
| 書誌情報 |
ja : 電子情報通信学会論文誌. D, 情報・システム 巻 J92-D, 号 12, p. 2114-2126, 発行日 2009-12-01 |
|||||||||||||
| 出版社 | ||||||||||||||
| 出版者 | 電子情報通信学会 | |||||||||||||
| 言語 | ja | |||||||||||||
| NCID | ||||||||||||||
| 収録物識別子タイプ | NCID | |||||||||||||
| 収録物識別子 | AA12099634 | |||||||||||||
| ISSN | ||||||||||||||
| 収録物識別子タイプ | PISSN | |||||||||||||
| 収録物識別子 | 1880-4535 | |||||||||||||
| ISSN | ||||||||||||||
| 収録物識別子タイプ | EISSN | |||||||||||||
| 収録物識別子 | 1881-0225 | |||||||||||||
| 著作権関連情報 | ||||||||||||||
| 権利情報 | Copyright (c) 2009 IEICE | |||||||||||||
| キーワード | ||||||||||||||
| 主題Scheme | Other | |||||||||||||
| 主題 | ハードウェア設計法 | |||||||||||||
| キーワード | ||||||||||||||
| 主題Scheme | Other | |||||||||||||
| 主題 | FPGA | |||||||||||||
| キーワード | ||||||||||||||
| 主題Scheme | Other | |||||||||||||
| 主題 | メモリデータ | |||||||||||||
| キーワード | ||||||||||||||
| 主題Scheme | Other | |||||||||||||
| 主題 | バッファリング | |||||||||||||
| キーワード | ||||||||||||||
| 主題Scheme | Other | |||||||||||||
| 主題 | メモリレイテンシ隠ぺい | |||||||||||||
| 出版タイプ | ||||||||||||||
| 出版タイプ | VoR | |||||||||||||
| 出版タイプResource | http://purl.org/coar/version/c_970fb48d4fbd8a85 | |||||||||||||
| 査読の有無 | ||||||||||||||
| 値 | yes | |||||||||||||
| 業績ID | ||||||||||||||
| 値 | AAD155F2A65C24B149257688003A5AB4 | |||||||||||||