ログイン
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. 学術雑誌論文
  2. 5 技術(工学)

A Memory-Based Programmable Logic Device Using Look-Up Table Cascade with Synchronous Static Random Access Memories

http://hdl.handle.net/10228/00007564
http://hdl.handle.net/10228/00007564
78c488b3-d2d9-4295-b9ed-eb47fd9db2cf
名前 / ファイル ライセンス アクション
10037293.pdf 10037293.pdf (433.5 kB)
Item type 学術雑誌論文 = Journal Article(1)
公開日 2020-01-24
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_6501
資源タイプ journal article
タイトル
タイトル A Memory-Based Programmable Logic Device Using Look-Up Table Cascade with Synchronous Static Random Access Memories
言語 en
その他のタイトル
その他のタイトル A memory-based programmable logic device using look-up table cascade with synchronous static random access memories
言語 en
言語
言語 eng
著者 中村, 和之

× 中村, 和之

WEKO 26231
e-Rad 60336097
Scopus著者ID 55624478963
九工大研究者情報 381

en Nakamura, Kazuyuki

ja 中村, 和之

ja-Kana ナカムラ, カズユキ


Search repository
笹尾, 勤

× 笹尾, 勤

WEKO 6598
Scopus著者ID 7006026413

en Sasao, Tsutomu

ja 笹尾, 勤

ja-Kana ササオ, ツトム


Search repository
Matsuura, Munehiro

× Matsuura, Munehiro

WEKO 26433

en Matsuura, Munehiro
Matsuura, M.

Search repository
Tanaka, Katsumasa

× Tanaka, Katsumasa

WEKO 26434

en Tanaka, Katsumasa
Tanaka, K.

Search repository
Yoshizumi, Kenichi

× Yoshizumi, Kenichi

WEKO 26435

en Yoshizumi, Kenichi
Yoshizumi, K.

Search repository
Nakahara, Hiroki

× Nakahara, Hiroki

WEKO 26436

en Nakahara, Hiroki
Nakahara, H.

Search repository
Iguchi, Yukihiro

× Iguchi, Yukihiro

WEKO 26437

en Iguchi, Yukihiro
Iguchi, Y.

Search repository
抄録
内容記述タイプ Abstract
内容記述 A large-scale memory-technology-based programmable logic device (PLD) using LUT (Look-Up Table) cascade is developed in 0.35um Standard CMOS logic process. Eight 64K-bit synchronous SRAMs are connected to form an LUT cascade with a few additional circuits. The features of the LUT cascade include: 1) flexible cascade connection structure, 2) multi-phase pseudo-asynchronous operations with synchronous SRAM cores, 3) LUT-bypass redundancy. This chip operates at 33MHz in 8-LUT cascades with 122mW. Benchmark results show that it achieves a comparable performance to FPGAs.
言語 en
書誌情報 en : Japanese Journal of Applied Physics

巻 45, 号 4B, p. 3295-3300, 発行日 2006-04-25
出版社
出版者 応用物理学会
言語 ja
DOI
関連タイプ isVersionOf
識別子タイプ DOI
関連識別子 https://doi.org/10.1143/JJAP.45.3295
CRID
関連タイプ isVersionOf
識別子タイプ URI
関連識別子 https://cir.nii.ac.jp/crid/1050283688375541376
日本十進分類法
主題Scheme NDC
主題 548
NCID
収録物識別子タイプ NCID
収録物識別子 AA12295836
ISSN
収録物識別子タイプ EISSN
収録物識別子 1347-4065
ISSN
収録物識別子タイプ PISSN
収録物識別子 0021-4922
著作権関連情報
権利情報 Copyright (c) 2006 The Japan Society of Applied Physics
キーワード
主題Scheme Other
主題 Look-Up Table Cascade
キーワード
主題Scheme Other
主題 Programmable Logic Device
キーワード
主題Scheme Other
主題 SRAM
出版タイプ
出版タイプ AM
出版タイプResource http://purl.org/coar/version/c_ab4af688f83e57aa
査読の有無
値 yes
研究者情報
URL https://hyokadb02.jimu.kyutech.ac.jp/html/381_ja.html
論文ID(連携)
値 10037293
連携ID
値 8071
戻る
0
views
See details
Views

Versions

Ver.1 2023-05-15 14:06:34.096684
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR 2.0
  • OAI-PMH JPCOAR 1.0
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3