WEKO3
アイテム
At-Speed Logic BIST for IP Cores
http://hdl.handle.net/10228/00007605
http://hdl.handle.net/10228/00007605fdc557f7-5c37-4932-9026-02f27c856b8c
| 名前 / ファイル | ライセンス | アクション |
|---|---|---|
|
|
|
| アイテムタイプ | 学術雑誌論文 = Journal Article(1) | |||||
|---|---|---|---|---|---|---|
| 公開日 | 2020-02-06 | |||||
| 資源タイプ | ||||||
| 資源タイプ識別子 | http://purl.org/coar/resource_type/c_6501 | |||||
| 資源タイプ | journal article | |||||
| タイトル | ||||||
| タイトル | At-Speed Logic BIST for IP Cores | |||||
| 言語 | en | |||||
| 言語 | ||||||
| 言語 | eng | |||||
| 著者 |
Cheon, B.
× Cheon, B.× Lee, E.× Wang, L.-T.× 温, 暁青× Hsu, P.× Cho, J.× Park, J.× Chao, H.× Wu, S. |
|||||
| 抄録 | ||||||
| 内容記述タイプ | Abstract | |||||
| 内容記述 | This paper describes a flexible logic BIST scheme that features high fault coverage achieved by fault-simulation guided test point insertion, real at-speed test capability for multi-clock designs without clock frequency manipulation, and easy physical implementation due to the use of a low-speed SE signal. Application results of this scheme to two widely used IP cores are also reported. | |||||
| 言語 | en | |||||
| 備考 | ||||||
| 内容記述タイプ | Other | |||||
| 内容記述 | Design, Automation and Test in Europe (DATE05), 7-11 March 2005, Munich, Germany | |||||
| 言語 | en | |||||
| 書誌情報 |
en : Design, Automation and Test in Europe 発行日 2005-03-21 |
|||||
| 出版社 | ||||||
| 出版者 | IEEE | |||||
| DOI | ||||||
| 関連タイプ | isVersionOf | |||||
| 識別子タイプ | DOI | |||||
| 関連識別子 | https://doi.org/10.1109/DATE.2005.70 | |||||
| 日本十進分類法 | ||||||
| 主題Scheme | NDC | |||||
| 主題 | 548 | |||||
| ISSN | ||||||
| 収録物識別子タイプ | PISSN | |||||
| 収録物識別子 | 1530-1591 | |||||
| ISSN | ||||||
| 収録物識別子タイプ | EISSN | |||||
| 収録物識別子 | 1558-1101 | |||||
| 著作権関連情報 | ||||||
| 権利情報 | Copyright (c) 2005 IEEE. Personal use of this material is permitted. Permission from IEEE must be obtained for all other uses, in any current or future media, including reprinting/republishing this material for advertising or promotional purposes, creating new collective works, for resale or redistribution to servers or lists, or reuse of any copyrighted component of this work in other works. | |||||
| キーワード | ||||||
| 主題Scheme | Other | |||||
| 主題 | Built-in self-test | |||||
| キーワード | ||||||
| 主題Scheme | Other | |||||
| 主題 | Logic testing | |||||
| キーワード | ||||||
| 主題Scheme | Other | |||||
| 主題 | Circuit testing | |||||
| キーワード | ||||||
| 主題Scheme | Other | |||||
| 主題 | Clocks | |||||
| キーワード | ||||||
| 主題Scheme | Other | |||||
| 主題 | Circuit faults | |||||
| キーワード | ||||||
| 主題Scheme | Other | |||||
| 主題 | System testing | |||||
| キーワード | ||||||
| 主題Scheme | Other | |||||
| 主題 | Frequency | |||||
| キーワード | ||||||
| 主題Scheme | Other | |||||
| 主題 | Logic circuits | |||||
| キーワード | ||||||
| 主題Scheme | Other | |||||
| 主題 | Logic design | |||||
| キーワード | ||||||
| 主題Scheme | Other | |||||
| 主題 | Costs | |||||
| 会議記述 | ||||||
| 会議名 | Design, Automation and Test in Europe (DATE05) | |||||
| 言語 | en | |||||
| 開始年 | 2005 | |||||
| 開始月 | 03 | |||||
| 開始日 | 07 | |||||
| 終了年 | 2005 | |||||
| 終了月 | 03 | |||||
| 終了日 | 11 | |||||
| 開催地 | Munich, Germany | |||||
| 開催国 | DEU | |||||
| 出版タイプ | ||||||
| 出版タイプ | AM | |||||
| 出版タイプResource | http://purl.org/coar/version/c_ab4af688f83e57aa | |||||
| 査読の有無 | ||||||
| 値 | yes | |||||
| 研究者情報 | ||||||
| URL | https://hyokadb02.jimu.kyutech.ac.jp/html/300_ja.html | |||||
| 論文ID(連携) | ||||||
| 値 | 10056654 | |||||
| 連携ID | ||||||
| 値 | 8113 | |||||